등록 일자 2021.01.08.
개발
기타
기타(IT 서비스 구축)
예상 금액
10,000,000원
금액 조율 가능
예상 기간
30일
기간 조율 가능
지원자 수
3명
모집 마감일
2021년 01월 22일
프로젝트 문의2
ms******
클라이언트질문 사항에 관하여 답변 드립니다.
A. 카메라는 아니지만 동일하게 보셔도 무방할 것 같습니다.
B. 해상도, 정보량 등은 모두 설정에 따라 결정됩니다.
간략 좀 더 설명 드리면
I2C: 2개는 제어용이라서 초기화 및 모드 변경시에만 제어 필요
SPI는 초기화후 IO 신호 받아 메모리 저장 데이터를 순차 출력(50M speed)
LVDS: 고속으로 순차 입력되는 데이터(Frame)를 모아서 LAN으로 출력
LAN : 제어 데이터 및 Frame 데이터 송수신용.
* 최종적으로는 2단계 구현 목표지만 1단계 구현후에도 바로 시험이 필요해서 단계를 구분하고
있습니다.
* FPGA 개발시 주변 환경에 대한 스터디 없이 신속 개발되도록 메모리맵 방식을 적용하고자 합니다.
- 모드 정보를 메모리맵화하고 지정 모드가 선택되면 모드 정보의 해당 제어데이터를 송수신하도록
ex) mode#0 : 초기화 모드 - 저장된 데이터를 순차 출력
ex) 모드 변경 명령어 수신시 해당 모드의 제어 데이터를 SPI, I2C 등 그대로 출력 등..
* H/W는 LVDS 칩을 제어하고는 범용 보드 그대로 이용합니다. 이 부분은 협의 필요.
- 프로토타입이라서 실험은 당사가 직접하는 것도 가능.
=========== LVDS 데이터의 고속화 처리가 핵심입니다.
개발
기타
기타
개발
기타
기타
개발
기타
기타
개발
기타
기타
개발 · 디자인 · 기획
웹 외 1개
기타
비밀 댓글입니다.